xyd82 发表于 2013-3-20 14:46:23

请教晶振引起的骚扰功率超标

如图所示, 150M附近超标7.9dB, 板子上有50M的晶振,
请问,骚扰功率测的是电源线,是不是只要把晶振及芯片的电源处理好就行了。
如图所示,3.3v电源给晶振及芯片供电, 晶振源头加了BEAD,在正面(红色线)部分也加了bead和电容
另外还有1.2v电源网络给芯片供电,这一路电没有滤波

上一个版本的是用的cpld,电源供电比较简单,对芯片电源和晶振电源滤波后问题就解决了。这次是FPGA供电比较杂乱,
而且也未经过EMC工程师的确认。

xyd82 发表于 2013-3-20 14:49:52

回复 1# xyd82

stone0371 发表于 2013-3-20 14:58:20

这个是音视频产品嘛?

xyd82 发表于 2013-3-20 15:01:29

从目前的布线来看,有几个错误: 1晶振的电源没有和芯片的电源隔离开2   1.2 v电源网络与3.3v电源网络平行的太长,形成串扰
所以我准备根据这两点重新布线,请版上的专家提出更多的意见,尽量一次通过。
另外我想请教,骚扰功率的测试时从30M到300M,它的整改和辐射发射有何不同
是不是只要把很长的线缆上的噪音去掉就行了呢。

xyd82 发表于 2013-3-20 15:03:14

回复 3# stone0371


    不是,电源产品的控制部分

xyd82 发表于 2013-3-20 21:31:27

mac-du大侠呢,来帮忙啊

xyd82 发表于 2013-3-21 09:23:27

怎么没人回复啊? 顶一下

wsn005 发表于 2013-4-18 23:10:49

我也遇到过这种情况,没方案呀

xyd82 发表于 2013-4-19 09:22:23

回复 8# wsn005


    我已经解决了,在clock线上进行RC滤波,当初只考虑晶振和芯片的电源了,把这个地方给忽略了,
‘另外我们的产品是电源类产品,对上升沿要求没那么高,所以可以在clock线上加大的电阻或者bead。要是通信类或者音视频产品对clock的处理就不能这么简单了。
我也改了下走线,尽可能的不加bead
页: [1]
查看完整版本: 请教晶振引起的骚扰功率超标