再请教一个DC-DC的问题
最近处理一个案子,DC/DC问题很严重,在晚上找了一个比较有代表性的原理图,请教一下原理图及layout上该注意什么,像电流回路我只知道从SW脚出来经过电感L再通过电容回到GND脚这个路径要尽量短,不知道是不是这样,还有别的不? 原理图方面:1. 对于存在的干扰源,一定要在其周边预留滤波电路,以便后期调试。
PCB方面:
1. 一定要控制环路面积,特别是有变换电流的电路走线。
2. 干扰源器件的摆放合理,远离敏感信号。
3. 大电容等滤波储能电路要求靠近干扰源器件摆放。
大体就这些。。还有一些小细节方面注意一下就可以了 谢谢owen,说到环路面积我就是不确定到底指的是哪些引脚经过元件构成所谓环路,能详细点说明下吗?
敏感信号,规格书上就有写SW输出信号要跟FB信号隔开点 chengaochao 发表于 2013-8-15 11:08
谢谢owen,说到环路面积我就是不确定到底指的是哪些引脚经过元件构成所谓环路,能详细点说明下吗?
敏感信 ...
来几个图说明一下吧,都是些基础的规则: 电源输入脚最好串磁珠,滤波电容尽可能靠近IC脚。电感处的RC对无续流二极管的电路抑制辐射有作用。 你这个图纸是集成MOS的,如果MOS在外部,layout需要注意的要多些
你这个除了注意SW部分外,电感离周边零件和走线尽量远些
控制环路面积,四层板或以上的话容易些,输入电容-上管-下管-地是大电流回路,下管-电感-输出电容-地是一个大电流回路。 另外对楼主说的DC/DC有问题很感兴趣,能否分享下?
另外要注意整机内部的走线最好离电感远些,经常会耦合到干扰 DC-DC
1.环路控制,输入滤波和输出滤波电路环路要小,要从电源出最快回到芯片GND,器件最好是在同一边(也就是RC的环路和电感电容环路
2.电感下方挖空
3.芯片GND和滤波电路的GND互连要畅通
4.如果是外置的Q,要注意两个Q的位置,保证和电感 RC 环路面积的最小
5.另外根据电流大小,走线的宽度也要注意 别人说的很有道理,但是我建议你去看看DC-DC电源的datasheet或者DEMO board.那里面一般会有layout的说明,然后自己再理解以下为什么?这样你会很快吸收。 阿飞小白 发表于 2013-8-15 20:57
DC-DC
1.环路控制,输入滤波和输出滤波电路环路要小,要从电源出最快回到芯片GND,器件最好是在同一边(也 ...
谢谢阿飞,想确认一下就这个原理图来说电感L11要控制的这个环路是不是从SW脚——L11——CE13/C104——GND
页:
[1]
2