DDR 时钟辐射超标
公司一款产品,2层板,板厚1.2mm;605M辐射超标5dB,DDR差分阻抗参考设计140ohm,频谱仪探到源头是DDR差分时钟线,试过的对策:1)在差分线上并联4.7pf电容;
2)靠近DDR端差分间并联3.9pf电容;
3)调整源端串联电阻
4)加屏蔽罩
都无法改善;真不知如何改了,大伙有方法不? 加层吧,两层板怎么玩 walterP 发表于 2014-1-21 20:40
加层吧,两层板怎么玩
严重同意,什么产品,成本控制的这么厉害,加层肯定可以解决;
另现在情况下,如果确认时钟线出来的,一个,要看你时钟的布线,两层板情况最好两边加保护地线,另外,这个DDR电源滤波,一定要有小电容如1000pF的。 DDR的信号中,不仅要关注CLK信号,像DQM, DQS这两对差分信号也非常重要,DQS同样也是周期信号 还可以试试降低DDR的驱动电流看看
桃花岛主 发表于 2014-1-21 21:33
严重同意,什么产品,成本控制的这么厉害,加层肯定可以解决;
另现在情况下,如果确认时钟线出来的, ...
用示波器量测DDR 1.5V 驱动电压纹波只20~30mv左右,增加1000pf电容会使纹波好几mv,但超标频点不会降;1.5v电源上有此频点的杂讯,但不高。 walterP 发表于 2014-1-21 20:40
加层吧,两层板怎么玩
成本考虑,加不了层 化二为一 发表于 2014-1-22 08:48
如果你还在华通威测试,叫上我,帮你解决!
华通威太贵了,我们一般不在那边测辐射,:( ;机壳是塑胶,即使去,程工准备怎么改了? chengaochao 发表于 2014-1-22 10:48
还可以试试降低DDR的驱动电流看看
DDR的驱动电流如何改,貌似不能改啊;DM,DQS两点看起来还好,用另一家提供的展频IC模块有点用,但频偏会很大。 化二为一 发表于 2014-1-22 14:19
机壳是塑胶的,里面喷了导电涂料没有?这么高频,加点导电漆也可抑制。
——设备没有外接线缆吧?
下次用铜箔把塑胶机壳内部贴一层,模拟导电漆看看;机壳是客户提供,估计动不了;插上电源线开机就很高,电源线不会带出来,纯粹板子上的。