可以尝试在接口端每条差分线上串10 OHM电阻,在串联10 OHM电阻附近,每对差分线之间并联360 OHM电阻,其实 ...
在差分线上串联电阻和并联电阻是不行的,不知道为什么,我接的几个HDMI案子都有尝经过,但EA本来都不好,这样就更差了!!
经过一天尝试,现在HDMI的问题已经解决。主要还是PCB的设计,layout真的很重要,阻抗设计是重中之重!
wny00 发表于 2015-11-24 20:15
在差分线上串联电阻和并联电阻是不行的,不知道为什么,我接的几个HDMI案子都有尝经过,但EA本来都不好, ...
恭喜 可以分享一下经验 wny00 发表于 2015-11-24 20:15
在差分线上串联电阻和并联电阻是不行的,不知道为什么,我接的几个HDMI案子都有尝经过,但EA本来都不好, ...
你设计的是几层板,还有阻抗你们控制是100R+- 10%吗?后面你从layout怎么改进的,我们这边遇到两层板的HDMI问题,很难搞,至今3db余量! 一尽然 发表于 2015-11-26 18:55
你设计的是几层板,还有阻抗你们控制是100R+- 10%吗?后面你从layout怎么改进的,我们这边遇到两层板的HD ...
你能发下你的PCB吗?没有看到layout,不好帮忙。如果涉及保密,就截图HDMI部分的也可以。 分享下我关于HDMI的经验。
1. 差分信号线对的等长很重要!!一般我会要求控制在5mil内
2. HDMI的差分信号线最好不要过Via。确实,有些比HDMI还要高速的差分信号走via,Via的影响不大。但是我有做过对比实验,HDMI走Via后RE测试反而不好。我想了好久,觉得可能是因为HDMI信号传输路径比较长的原因,毕竟要接一条1米多长的HDMI线,因为Via导致的阻抗不匹配会被放大。如果一定要过Via,请尽量注意Via的设计。
3.尽量提高HDMI接口与地相接的良好性。
都是我个人的经验之谈,若有错误请指正
xyd82 发表于 2015-11-24 08:50
共模电感和电阻硬件让你加这么多吗?
可以的。厂商已提供layout guide,之前不是我们做的layout,下一版自己做layout时会严格按照要求去做,应该还能再改善一些。
页:
1
[2]