优化布局影响电磁干扰
小弟最近一直在研究如何优化布局使电磁干扰最小,可这方面的理论知识给点建议啊。 布局范围很大,而一般来说,一直起到比较的大的影响的是PCB布局,线缆布局,板间连接布局。PCB布局:一般分模块来布局,防止模块间的相互干扰;
线缆布局:避开噪声源,如IC,电源等等;
板间连接:离开敏感位置,防止板间谐振等; 电磁干扰90%以上都是共模干扰,而共模主要是对机壳和参考地的一个环路,减小及控制这个环路面积可以提高EMI和EMS性能;因此,光从布局上还不足以达到要求,也要兼顾层设置和布线。
对于布局,不考虑系统结构的话,大的方面比如干扰源与敏感源放单板中间、I/O口滤波尽量在靠近接口等,当然也有很多个规则,在此难以详述,把握住重点就可以了。 回复 2# rarkii
多谢岛主,可恶的导师就让我把电路元件布局转化为数学建模,这种问题都已经成了NP难题了,我毕业惨了 回复 3# 桃花岛主
多谢岛主,可恶的导师就让我把电路元件布局转化为数学建模,这种问题都已经成了NP难题了,我毕业惨了
页:
[1]