开启左侧

220MHz左右辐射加多大容量的电容合适

[复制链接]
jack1981520 发表于 2014-1-17 17:58:42 | 显示全部楼层 |阅读模式 打印 上一主题 下一主题
如图所示,在229MHz的时候辐射,超标,经过实验初步判断为MCU主频的影响(220MHz),降低主频后超标点同样会降低到主频附近,在VCC上加过电容,会有改善,但还是超标,是电容不对吗?配的电容为1000pf+22pf,超标3DB左右,比以前降低6DB左右,求赐教啊!
波形图.jpg

精彩评论13

walterP 发表于 2014-1-17 18:41:22 | 显示全部楼层
为什么用22pf这么小的电容,你们有很高的频率吗?
有了1000p,再加个0.1u试试?
walterP 发表于 2014-1-17 18:45:49 | 显示全部楼层
注意一下滤波电容的位置,不能有绕过滤波电容的耦合路径
jld326 发表于 2014-1-17 21:41:19 | 显示全部楼层
对,位置很重要,还有引线尽量短,封装也很重要,注意esl
桃花岛主 发表于 2014-1-17 23:04:35 | 显示全部楼层
0.1uf+1000pf试试怎么样,另注意MCU上的电源尽量每个都加电容。
lsp25071050 发表于 2014-1-18 00:41:16 | 显示全部楼层
1.晶振外壳是否接地,没接则接地;
2.VCC串一个在超标点频率范围附近阻抗约600欧的磁珠。
zhegexiayu 发表于 2014-1-18 15:20:52 | 显示全部楼层
芯片供电电源上每个管脚加一个0.001uf的贴片电容,电源管脚上适当还得加几个0.1uf的贴片电容,芯片下面的PCB的GND布局要合理,其他的就是通讯线不要交叉了
mic29 发表于 2014-1-20 10:40:13 | 显示全部楼层
可能可以在VCC加電容完全解決,但必須是在問題只出現在VCC時

如果是CLOCK或其他地方也有問題,而且造成FAIL,就不能由VCC加電容解決
LZ有信心一定是VCC的問題嗎?


 楼主| jack1981520 发表于 2014-1-21 10:31:35 | 显示全部楼层
mic29 发表于 2014-1-20 10:40
可能可以在VCC加電容完全解決,但必須是在問題只出現在VCC時

如果是CLOCK或其他地方也有問題,而且造成F ...

没有完全的信心,公司仪器有限无法精确定位,只是在在VCC等电源上增加电容后情况得到了改善
 楼主| jack1981520 发表于 2014-1-21 10:32:46 | 显示全部楼层
zhegexiayu 发表于 2014-1-18 15:20
芯片供电电源上每个管脚加一个0.001uf的贴片电容,电源管脚上适当还得加几个0.1uf的贴片电容,芯片下面的PC ...

定型的东西,只能在上面进行改动
您需要登录后才可以回帖 登录 | 立即注册

本版积分规则

读懂电磁兼容前沿技术
电磁兼容工程师网和论坛专注于电磁兼容行业自媒体平台,平台集聚大批资深的电磁兼容技术专家,面向电磁兼容应用行业工程师人群,提供技术交流、答疑解惑、资料下载等,每年在全国巡回举办最专业技术研讨会。以助力行业创新发展为使命,经过14年的发展,已成为电磁兼容行业最具知名度的会员制社区。
加入我们

电磁兼容群:334175333

防雷技术群:50395925

安规技术群:559434720

联系我们

公司地址:陕西省西安市高新区毕原二路军民融合产业园一期B1栋1层101室

联系电话:王媛媛 17791287039

联系电话:桃花岛主 18991808692

电子邮箱:info@emcmark.com