开启左侧

请教:PCB走线串扰问题

[复制链接]
courage 发表于 2014-3-14 10:03:42 | 显示全部楼层 |阅读模式 打印 上一主题 下一主题
有一块板,由于结构的原因,PCB板上的几对差分线走得非常长,约1m,且快形成一个环路了(类似于字母C的样子)。现在测试判断这几对线被附近的信号串扰了。在不改变走线长度的情况下(结构限制,无法修改),能有什么办法可以采用?串共模电感?串电阻?或是有什么好的方法(在线上焊接共模电感,难度相当大)?

精彩评论5

mic29 发表于 2014-3-14 11:56:12 | 显示全部楼层
個人想法,請LZ及諸位看官自行判斷實務上的可行性
1. 加包地線
2. 信號改走內層,勿近板邊,外層包地
3. 增加PCB層數
桃花岛主 发表于 2014-3-16 16:21:30 | 显示全部楼层
MIC已经说了几点措施了,如果确信是串扰,再能确定是那个信号串扰到它上面,那么,增大布线间距就是神器了,信号线布线3W距离,就是这方面考虑。
yunqi 发表于 2014-3-17 08:51:47 | 显示全部楼层
我觉得 串扰是共模 从端口带出来 你可以串共模电感、电阻,并电容都可以有效降低
blyzhou 发表于 2014-3-17 09:32:20 | 显示全部楼层
增加包地线,同时在差分线走线区域不要有其他信号的过孔,信号的噪声也有可能通过其附近的过孔耦合出去。
funny 发表于 2014-3-18 09:02:40 | 显示全部楼层
超标的点与差分线的有用信号是重合的,并电容的结果是可能把噪声降下来了,但同时也会把有用信号给衰减掉了。忘了说明了,这对差分线是1000BASE-T,超标的频点是125M。现正痛苦地飞共模电感中。。。
您需要登录后才可以回帖 登录 | 立即注册

本版积分规则

读懂电磁兼容前沿技术
电磁兼容工程师网和论坛专注于电磁兼容行业自媒体平台,平台集聚大批资深的电磁兼容技术专家,面向电磁兼容应用行业工程师人群,提供技术交流、答疑解惑、资料下载等,每年在全国巡回举办最专业技术研讨会。以助力行业创新发展为使命,经过14年的发展,已成为电磁兼容行业最具知名度的会员制社区。
加入我们

电磁兼容群:334175333

防雷技术群:50395925

安规技术群:559434720

联系我们

公司地址:陕西省西安市高新区毕原二路军民融合产业园一期B1栋1层101室

联系电话:王媛媛 17791287039

联系电话:桃花岛主 18991808692

电子邮箱:info@emcmark.com