,看到大家这么热情,我也想起了曾经处理过74.25M的问题。
我们采取了很多方案,包括滤波,共模电感,屏蔽,加叠层(从4到6到8),走内层,都没有处理好!
最后采取了更换时钟供给方案,本来采取的是CPU发出74.25,经由BUFFER,分成6路,改成了独立74.25M晶体,经BUFFER分成了6路,问题得到最终的解决。
思考:
第一,PCB的设计至关重要,其实74.25M的倍频超标主要是时钟造成的,那么处理时钟的返回电路面积,串扰,路径是多么的重要,它可以减少形成共模电流驱动杆天线的大小,也可以减少其他耦合路径。
第二,线缆屏蔽也是十分重要的一环,特别是线缆很长的时候,更加需要屏蔽线缆来解决问题。 |