beiluo
发表于 2013-4-7 22:39:47
回复 17# owen11
对你的回答,我有几点疑问,麻烦解答一下:
1. 单板产生噪声在机架结构内产生谐振的条件是什么?也就是什么情况下产生谐振?
2. 产生谐振通过在信号地和接口地之间跨接阻容器件可以消除,间隔跨接距离和典型阻容值有没有经验值啊?
beiluo
发表于 2013-4-7 22:56:54
回复 11# 阿飞小白
PCIE是在PCB上及高速连接件上走线,不是通过线缆走线。
beiluo
发表于 2013-4-7 23:02:37
回复 18# 火星人
JFT什么东西啊?
傻瓜的爱
发表于 2013-4-8 10:14:46
1)超标频点为PCIE工作频点2倍,判断源头应为主板PCIE总线,对其时钟信号做相应处理,线上串磁珠并做相应滤波,两边包地防止串扰,同时如果有换层尽量在换层处多打接地孔,不要改变参考面。
2)PCIE总线如数据,地址线做好匹配,并保证线体最短。预留的IC不要布线,避免耦合形成有效天线。
3)电源和地考虑,防止共源耦合和共地耦合
owen11
发表于 2013-4-8 10:41:57
回复 21# beiluo
一个屏蔽体内的空腔谐振(驻波)公式:
f=150*(2I/L+2M/W+2n/H)
式中 I、M、n为整数(即0,1,2,3……)
L、W、H为屏蔽体的长宽高,单位为mm
即当屏蔽体越长越高越宽时,最低谐振频率越小
PCB板与结构底板之间也可看做是一个空腔
owen11
发表于 2013-4-8 10:42:53
回复 21# beiluo
一般电容搭接的经验值为1000pF/2KV
火星人
发表于 2013-4-8 14:28:01
回复 23# beiluo
不好意思,打字打错了。“JET” 也有人叫展频。
forestxsl
发表于 2013-4-8 17:33:07
这个比较难搞了,几年前我们的一个PCIE主频是2.7GHz,在5.4GHz处超标。弄了将近半年,也只是刚刚能过。向楼主推荐一种高频吸波材料,可以贴在IC上,也可以贴在PCB上,根据我的经验,应该有一定的效果。
beiluo
发表于 2013-4-8 22:19:40
回复 28# forestxsl
我们在实验室也用过一些吸波材料贴PCIE走线发现没有什么变化。
你推荐的这款吸波材料,怎么弄到样品的啊?有没有销售或代理的联系方式,有的话麻烦告知一下。
beiluo
发表于 2013-4-8 22:34:30
回复 14# 桃花岛主
已经验证过,跨接1000pf电容没有效果。
现场定位,发现拔掉所有子板,只插上主控板。用金属铁板放入拔掉子板的空腔内,移动铁板的位置和方向,发现频点变化较大。
可以初步确定5GHz频点在机架内产生了谐振。