dangjie666
发表于 2012-4-20 17:14:36
低频段很大程度上是电源引起的
lsp25071050 发表于 2012-4-20 15:59 http://bbs.emcbest.com/images/common/back.gif
低频的已解,由键盘鼠标带出,主要是375M,很难搞定
allenhua
发表于 2012-4-20 17:47:31
1. 调整网口驱动
2. 调整变压器(选择内部含共模电感的)
3. PCB设计可能还需要调整(中心抽头容值/接地平面的地不干净,因为螺钉孔太远)
dangjie666
发表于 2012-4-20 17:58:49
1. 调整网口驱动
2. 调整变压器(选择内部含共模电感的)
3. PCB设计可能还需要调整(中心抽头容值/接地 ...
allenhua 发表于 2012-4-20 17:47 http://bbs.emcbest.com/images/common/back.gif
谢谢!!
调整网口驱动-不太明白,能否说具体一些。
调整变压器-内部的共模电感和抽头电容都调整过,或者没有效果,或者,375M下来,750M又上去了,
PCB设计可能还需要调整-螺丝孔位置牵扯到机构,是不能动的,至于其他方面,我们在layout上改了不少地方,没有效果,
不知道你能从我们的layout和线路图上能否看到可改进的地方。
dangjie666
发表于 2012-4-20 18:07:11
1. 调整网口驱动
2. 调整变压器(选择内部含共模电感的)
3. PCB设计可能还需要调整(中心抽头容值/接地 ...
allenhua 发表于 2012-4-20 17:47 http://bbs.emcbest.com/images/common/back.gif
我们线路图上的电容值也改过很多次,没有效果,这里地平面确实不干净。但是有什么具体的改进方法吗?
zzbsfere
发表于 2012-4-20 18:11:23
主要还是PCB布局,晶振旁边的走线较近
allenhua
发表于 2012-4-20 19:05:39
还有就是你V3.3电源平面不干净
看看调整差分信号的驱动是否可以降低不?你可以采用100M模式测试一下,对比就知道差分信号的辐射能量
桃花岛主
发表于 2012-4-20 21:40:14
首先,你的层叠是如何设置的,这个也比较重要,六层板推荐 TOPGNDS POWGNDBOT;
第二,你的接口有没有设置静地,别且静地处有与机壳连接的安装孔;
第三,没看到你网口隔离变压器,这个要离接口近一些;
第四,有没有Bobsmith电路,这个对辐射有10dB抑制作用;
建议先检查以上四点。另外,千兆网时钟频率为125M,这个也要查找下源头,感觉你layout布线里晶振很近。
rarkii
发表于 2012-4-20 23:24:04
你们的PCB存在严重问题,如果在深圳我可以指导下你们:
1.3.3V的LED电源需要那么大平面吗?
2.差分对怎么不包地,也没看到孔;
3.晶振的布局,旁边那么多的走线;
4.螺丝孔打到地,真正有几个孔相连,够了吗?
5.PCB的地平面完整性,连孔断地,分割;
6.电源的去耦电容也太远了吧,内缩20H呢?
原理图方面:
1.次级的滤波电容每组多并联一个1nf;
2.芯片的内部DC-DC隔离滤波等;
lsp25071050
发表于 2012-4-21 08:45:42
有没有试过使用高频磁珠呢?
AAQQSS123321
发表于 2012-4-21 11:36:32
请问岛主,Bobsmith是什么
化二为一 发表于 2012-4-21 09:32 http://bbs.emcbest.com/images/common/back.gif
这个老美发明的,是阻抗匹配用的,对EMC有好处