yu8166 发表于 2011-7-13 14:47:16

1. 那些超规的频率是TMDS的时钟频率。
2. Layout图的Top层:每对差分线旁边铺铜不完整(一)
3. 差分线到IC经过至少两次的过Via。 (二)
4. HDMI线的工艺有关 (三)
5. 信号的阻抗有设置好 (四)
6. HDMI Port的GND loop要设置好 (五)
7. 信号的回路(从源到目的地,再回到源)
8.SI (终端匹配的考虑)
9.HDMI的VCCI处理...
10. 感觉好多的东西要考虑..........

rarkii 发表于 2011-7-13 16:35:25

:lol,看到大家这么热情,我也想起了曾经处理过74.25M的问题。
我们采取了很多方案,包括滤波,共模电感,屏蔽,加叠层(从4到6到8),走内层,都没有处理好!
最后采取了更换时钟供给方案,本来采取的是CPU发出74.25,经由BUFFER,分成6路,改成了独立74.25M晶体,经BUFFER分成了6路,问题得到最终的解决。
思考:
第一,PCB的设计至关重要,其实74.25M的倍频超标主要是时钟造成的,那么处理时钟的返回电路面积,串扰,路径是多么的重要,它可以减少形成共模电流驱动杆天线的大小,也可以减少其他耦合路径。
第二,线缆屏蔽也是十分重要的一环,特别是线缆很长的时候,更加需要屏蔽线缆来解决问题。

helen1980 发表于 2011-8-9 17:43:56

最近也遇到这样的问题,很是棘手,上来学点经验。我的机器是塑料外壳的,也就是没有屏蔽,HDMI Connector的外壳也不好处理。HDMI TMDS的走线设计比较规则,也没有打过孔;试过加了common chock,效果不太明显。目前测试超标8dB左右。
看楼主用的HDMI线测试结果好了很多,可否帮忙推荐一下?不胜感激!~~~
同时期待楼主的总结贴~~让我也好好学习一下。
感谢各位大虾~~

helen1980 发表于 2011-8-15 17:27:47

为啥没人回复呢?~~楼主人呢?
期待你的总结帖~

li-0165 发表于 2011-8-24 10:45:21

li-0165 发表于 2011-8-24 10:45:22

li-0165 发表于 2011-8-24 10:46:29

li-0165 发表于 2011-8-24 10:48:42

li-0165 发表于 2011-8-24 10:49:08

stpx 发表于 2011-8-24 15:52:24

我也遇到一样的问题。。。 有整改过的 留下QQ号吗?我在深圳 期待合作。。。
页: 1 2 3 4 [5] 6 7 8 9 10
查看完整版本: 恐怖的HDMI端口辐射验证超标-求解